مقاله مدل سازی اثر مقاومت پلی سیلیسایدی گیت روی تاخیر و مصرف توان وارونگرها با استفاده از روش RC توزیع شده و کابرد تکنیک انشعاب سازی در افزایش کارایی مدار در فایل ورد (word) دارای 8 صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است
فایل ورد مقاله مدل سازی اثر مقاومت پلی سیلیسایدی گیت روی تاخیر و مصرف توان وارونگرها با استفاده از روش RC توزیع شده و کابرد تکنیک انشعاب سازی در افزایش کارایی مدار در فایل ورد (word) کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه و مراکز دولتی می باشد.
توجه : در صورت مشاهده بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی مقاله مدل سازی اثر مقاومت پلی سیلیسایدی گیت روی تاخیر و مصرف توان وارونگرها با استفاده از روش RC توزیع شده و کابرد تکنیک انشعاب سازی در افزایش کارایی مدار در فایل ورد (word)،به هیچ وجه بهم ریختگی وجود ندارد
تعداد صفحات:8
چکیده:
تاخیر در یک وارونگر ناشی از دو عامل عمده ، بار خروجی و انتشار سیگنال فرمان در گیت می باشد . قسمت دوم بدلیل مقاومت پلی سیلیساید گیت (PGR) می باشد . با افزایش پهنای گیت (W) این تاخیر غالب شده و شدیدا افزایش می یابد . این اثر باعث می شود که ترانزیستورهای وارونگر مدت زمان بیشتری با هم در ناحیه اشباع کار کنند (در حالت گذر) ، لذا توان مصرفی Short Circuit شدیدا افزایش می یابد . ما در این مقاله مقاومت PGR را با استفاده از تکنیکRC توزیع شده مدل کرده و برای کاهش اثر منفی آن در کارایی مدار ، از روش انشعاب سازی به یک شیوه بهینه استفاده می کنیم . برای کاستن این اثر با توجه به مدل ارائه شده برای این پدیده ، از انشعاب سازی استفاده می کنند . نتایج حاصل از مدل پیشنهاد شده با نتایج شبیه سازی HSPICE کاملا توافق دارد .
برای دریافت اینجا کلیک کنید
تعداد کل پیام ها : 0